访问量:5695
 
何磊
单位:宁波东方理工大学(暂名)
地址:浙江省宁波市镇海区开元新青年广场1号楼
邮编:
电话:
个人主页: http://dslx.ustc.edu.cn/?menu=expert_paper&expertid=6570696
 
个人简历 Personal resume
何磊教授,IEEE FELLOW,研究领域主要涉及EDA(谷歌学术引用全球排名第20位)、FPGAs(全球排名第10位)、VLSI Design (全球排名第6位)、计算机体系架构,以及人工智能(AI)与物联网研究。
在IEEE与ACM等期刊杂志上累计发表论文230余篇,授权发明专利 6 项。基于谷歌学术统计,论文引用次数 10500 次以上,H 影响因子 57,为其所在领域最具影响力的学者之一。出版了十余本著作,获DAC(2004-2013)十年十佳作者奖、DAC 丰产作者奖、2011 IEEE Darlington Best Paper Award等多项最佳论文奖及 20 余项最佳论文提名。在 IEEE 与 ACM 国际会议上受邀主旨演讲、拓道报告 23 次。
累计培养了三十余名博士生,超1/3任教世界研究型顶尖一流高校(包括2名院长,1名讲席教授,1名IEEE FELLOW)。毕业生创办了十余家创业公司(包括2家独角兽公司)。
 
研究方向 Research direction
计算机体系架构
EDA、FPGAs、VLSI Design
 
招生信息 Enrollment information
 
论文专著 The monograph
1) Knowledge Transfer for GaN HEMTs Parameter Extraction Based on Hybrid Model - 2024 International Symposium of EDA (ISEDA’24) - 2024
2) AMSNet: Netlist Dataset for AMS Circuits - The First IEEE International Workshop on LLM-Aided Design - 2024
3) An FPGA-based Multi-Core Overlay Processor for Transformer-based Models - 2024 International Symposium of EDA - 2025
4) An FPGA-based Efficient Streaming Vector Processing Engine for Transformer-based Models - 2024 International Symposium of EDA (ISEDA’24) - 2024
5) An efficient statistical clock skew analysis method for clock trees - 2024 International Symposium of EDA (ISEDA’24) - 2024
6) Every Failure Is A Lesson: Utilizing All Failure Samples To Deliver Tuning-Free Efficient Yield Evaluation - 61st ACM/IEEE Design Automation Conference (DAC’24) - 2024
7) LVF2: A Statistical Timing Model based on Gaussian Mixture for Yield Estimation and Speed Binning - 61st ACM/IEEE Design Automation Conference (DAC’24) - 2024
 
COPYRIGHT 2007 中国科学技术大学研究生院、校学位办 All Rights Reserved 地址:安徽省合肥市金寨路96号 邮编:230026。